Las empresas interesadas en probar la nueva tecnología de memoria GDDR7, ya lo pueden hacer, así lo anuncio Cadence el día de hoy. El anuncio de la primera solución VIP (Verificación IP) de Cadence aparece incluso antes de que JEDEC (Consejo Conjunto de Ingeniería de Dispositivos Electrónicos) haya formalizado las especificaciones finales para este nuevo estándar de memoria.

Cadence confirmo que GDDR7 utiliza la señalización PAM3, en lugar de NRZ (sin retorno a cero/PAM2) utilizada por GDDR6 o PAM4 utilizada por la tecnología GDDR6X. La compañía afirma que PAM3 debería tener mejor SNR (relación señal-ruido) que PAM4.
Según Anandtech, esto significa que los módulos GDDR7 ofrecerán hasta 36 Gbps por pin, mejorando significativamente la velocidad con respecto al estándar existente. Esto es un estimado de lo que puede llegar a dar esta tecnología después de varias generaciones.
Nuevas características añadidas en GDDR7
Reloj
DRAM usa un solo reloj WCK para la dirección de comando y el enganche de datos, mientras que genera un reloj interno dividido por 4 llamado CK4 que se usa como referencia para las latencias.
El reloj de lectura en GDDR7 se puede configurar en cuatro modos diferentes desde el registro de modo:
- Siempre en funcionamiento: como sugiere el nombre, siempre está en funcionamiento y se detiene durante los modos de suspensión
- Deshabilitar: deja de funcionar cuando se configura en este modo
- Comience con el comando RCK Start: el reloj de lectura se puede iniciar emitiendo el comando RCK Start antes de leer los datos. Se puede detener con el comando RCK STOP. El anfitrión puede iniciar/detener según el requisito
- Comenzar con lectura: el reloj de lectura comienza a ejecutarse automáticamente cuando la DRAM recibe cualquier comando que involucre la lectura de datos. Además, aquí, se puede detener usando el comando RCK STOP
Con la ayuda de los dos últimos modos, el uso de energía se puede optimizar habilitando RCK solo durante los períodos en que se necesita.
Manejo de comandos:
En GDDR6, solo se puede emitir un comando a la vez. Los comandos GDDR7 están codificados de tal manera que los comandos de fila y columna usan diferentes bits del bus CA. Por lo tanto, se pueden emitir dos comandos independientes en paralelo. Por ejemplo, el Banco X se puede actualizar emitiendo un comando Actualizar por banco en CA[2:0], mientras que el Banco Y se puede leer emitiendo un comando de lectura en CA[4:3] al mismo tiempo.
Señalización PAM3:
GDDR7 usa codificación PAM en operación de alta velocidad para datos, CRC, retroalimentación ERR y el reloj de lectura. En el modo PAM3, se codifican y transfieren 256 bits de datos en 8 ciclos de reloj WCK. Mejora significativamente la velocidad de datos en comparación con NRZ y tiene mejores márgenes SNR y oculares en comparación con PAM4.
Las primeras gráficas que utilicen esta tecnología de memoria llegarían entre 2024 y 2025.
Articulo con más información: Anandtech