AMD publicó su guía de rendimiento de IPC (instrucciones por reloj) para su próxima microarquitectura «Zen 2» en su reunión de inversores Next Horizon, y los números son asombrosos.
La arquitectura de próxima generación proporciona una elevación masiva de IPC del 29% por sobre la arquitectura «Zen» original. Si bien no fue desarrollada para el segmento empresarial, la arquitectura «Zen+» produjo alrededor de un 3-5% más de IPC por sobre «Zen», con cachés más rápidos y mejores algoritmos de Precision Boost.
«Zen 2» está desarrollado para el proceso de fabricación de 7nm, y «Rome» forma parte de los chiplets de 8 núcleos que no están subdivididos en CCX (8 núcleos por CCX). Según Expreview, AMD realizó la prueba DKERN+RSA para unidades enteras y de coma flotante, para llegar a un índice de rendimiento de 4.53, en comparación de 3.5 de la primera generación de Zen, lo que da un aumento de IPC del 29%.
«Zen 2» va un paso más allá de «Zen+», ya que sus diseñadores centran su atención en los componentes críticos que contribuyen significativamente al IPC: la interfaz del núcleo y la maquinaria de procesamiento de números, FPU. El procesamiento de datos se ve reforzado por el FPU de 256 bits, que junto a grandes mejoras en las mecánicas del conjunto dan lugar a una gran elevación del IPC.